@Article{, title={FPGA BASED 2×2 MMSE MIMO-OFDM SYSTEM USING XILINX SYSTEM GENERATOR أعتمادFPGA في بناء منظومة 2×2 MMSE MIMO-OFDM باستخدام مولد النظام Xilinx}, author={Fadhil Sahib Hasan}, journal={Journal of Engineering and Sustainable Development (JEASD) مجلة الهندسة والتنمية المستدامة}, volume={21}, number={1}, pages={152-176}, year={2017}, abstract={Multiple-input multiple-output orthogonal frequency division multiplexing (MIMO-OFDM) is a powerful technique to increase the capacity of wireless communication system and decrease the effect of selective fading to flat fading channel. In this paper 2×2 MIMO-OFDM system is implemented using Xilinx system generator (XSG). Simple MMSE equalizer is implemented at the receiver to detect the signal over MIMO channel. The following features are implemented and added to the proposed system: increasing security of the system using chaos based scrambling, using 16-ADQAM modulation to solve the ambiguity problem and implement FFT in pipelining method. The results show that the original data is recovered successfully at the receiver. The VHDL code file is generated for this system for Xilinx Virtex-4 device for hardware implementation purposes. The system is routed in successfully using ISE 14.1 program with resources of 21% slices Flip Flop, 57% LUT, 71% occupied slices and 87% DSP 48s numbers from the selected device. The Xilinx system generator is more flexible, easier, and reliable and gives optimum design for FPGA technique comparing with conventional FPGA design.

تعتبر تقنية المقسم المتعامد التردد ذو المدخلات المتعددة والمخرجات المتعددة اسلوب فعال لزيادة قدرة الاستيعاب في انظمة الاتصال اللاسلكية وتقليل تأثير التوهين الانتقائي للقناة الى توهين مسطح. في هذا البحث تم بناء منظومة بأستخدام مولدة نظام Xilinx . تم استخدام تقنية MMSE Equalizer لكشف الاشارة خلاة قناة MIMO. تم اضافة الخصائص التالية للمنظومة: زيادة امنية النظام باستخدام التشفير القائم على الفوضوية, حل مشكلة الغموض باستخدام التضمين 16ADQAM و بناء الدالة FFT باستخدام طريقة الانابيب. النتائج اثبتت بان الاشارة الاصلية تم استرجاعها عند المستلم بشكل صحيح ولقد تم توليد ملف الشفرة VHDL للنظام المقترح مع جهازXilinx Virtex-4. تم توجيه النظام بنجاح باستخدام برنامج ISE 14.1 بموارد 21 ٪ شرائح Flip Flop ، 57 ٪ LUT ، 71 ٪ شرائح المحتلة و 87 ٪ 4s8 DSP من الجهاز المحدد .ان مولد النظام Xilinx يعتبر اكثر مرونة ,سهولة , موثوقية ويعطي التصميم الامثل لتقنية FPGA مقارنه بالطريقة التقليديه لتصميمFPGA .} }