TY - JOUR ID - TI - Design and Implementation of Optimal Multi-rate Digital Down Converter Using MALAB and ModelSim تصميم مرشح رقمي خافض متعدد السرعات باستخدام برامج محاكات وتنفيذ حديثة AU - Hazim Salah Abdalsatar PY - 2013 VL - 31 IS - 3 Part (A) Engineering SP - 550 EP - 562 JO - Engineering and Technology Journal مجلة الهندسة والتكنولوجيا SN - 16816900 24120758 AB - In this paper, a design and implementation of a digital down converter (DDC) filter for GSM, CDMA, WCDMA is presented. A powerful system design tool, Xilinx System Generator is adopted to simplify the design cycle and increase the productivity. The proposed DDC is composed of three stages of cascaded filters. The maximum operation speed of the Proposed DDC filter is 100MHz. The remaining sub-modules of the DDC, such as the FIR filter, is co-designed using MATLAB FDATool and ModelSim with a tradeoff between the receiving path of requirements, algorithm and hardware implementation complexity. The system has been successfully verified using the MATLAB module and ModelSim. The most important stage in the design is the HDL code generation for implementation phase and results verification.

يعرض هذا البحث تصميم وتنفيذ مغير رقمي خافض للتردد يدعم منظومات اتصالات مختلفة . لتسهيل واختصار دورة التصميم تم اعتماد ادوات تصميم حديثة مثل مولد النظام . المرشح المقترح يتكون من ثلاثة مراحل لمرشحات رقمية مربوطة مع بعضها بشكل متوالي . السرعة القصوى لهذا المرشح هي 100 ميكا هيرتز . اجزاء المرشح المقترح مثل مرشح الاستجابة المحدودة تم تصميمها باستخدام برنامج محاكات (ماتلاب ) و التحقق منها بواسطة برنامج تنفيذ حديث (موديلسم) لتقليل التعقيد في النظام. المرشح المقترح تم التحقق منه بنجاح باستخدام برامج متطورة و معتمدة عالميا. المرحلة الاكثر اهمية في هذا التصميم هي توليد شفرة اللغة الخاصة بجهاز التنفيذ . ER -