research centers


Search results: Found 1

Listing 1 - 1 of 1
Sort by

Article
VHDL Implementation of Hybrid Block Cipher Method (SRC)
تنفيذ بلغة VHDL لطريقة التشفير الهجينة (SRC)

Authors: Ashwaq T. Hishem --- Najwa M. Hassen --- Ekhlas M. Farhan
Journal: Engineering and Technology Journal مجلة الهندسة والتكنولوجيا ISSN: 16816900 24120758 Year: 2010 Volume: 28 Issue: 5 Pages: 953-963
Publisher: University of Technology الجامعة التكنولوجية

Loading...
Loading...
Abstract

This paper discusses the hardware design of the hybrid block cipher methodthat combines the RC6 cipher and the Serpent cipher.The block size is 128 bits, and the key can be any length up to 256 bytes. Thisalgorithm is designed to take advantage of the powerful, which is supported byRC6 and Serpent encryption algorithms with overcoming their weaknesses,resulting in a much improved security/performance tradeoff over existing ciphers.The discussion addresses hardware design and VHDL implementation of the keyexpansion algorithm and the encryption algorithm.

هذا البحث يناقش التصميم المادي لطريقة التشفير الهجينة التي تجمع التشفبر 6256 . هذه bytes 128 والمفتاح يمكن ان يصل طوله الى bits حجم الكتلة هو . SerpentSerpent و RC الخوارزمية صممت لتاخذ فائدة القوة المدعومة بواسطة خوارزميات التشفير 6مع تجاوز ضعفهما وقد كانت النتيجة تحسين اكثر للامنية /الاداء المتوازن على ما موجود منلخوارزمية توس يع VHDL تشفيرات. لقد تم مناقشة التصميم و التنفيذ المادي باستخدام لغةالمفتاح وخوارزمية التشفير.

Keywords

SRC --- RC6 --- Serpent --- Cryptography --- VLSI design

Listing 1 - 1 of 1
Sort by
Narrow your search

Resource type

article (1)


Language

English (1)


Year
From To Submit

2010 (1)