research centers


Search results: Found 1

Listing 1 - 1 of 1
Sort by

Article
A Device Independent High Grade Implementation of AESon Xilinx FPGA'S
تنفيذ تقنية FPGA AESXILINX للجهاز المستقل عالي المرحلة

Loading...
Loading...
Abstract

The paper proposes a way for the implementation the Advanced Encryption Standard (AES), by matching the algorithm requirements with the hardware (specifically the Xilinx FPGA's) requirements. The aim from the new proposal was an implementation that is not restricted to a particular device. Instead a one guided by the customer requirements, that’s to say transforming the AES architecture to general purpose tool. Finally, a comparison of the proposed implementation with other implementation of the AES using FPGA was made and assessed. The results clearly demonstrate the efficiency of the proposed implementation.

البحث يقترح طريقه لتنفيذ المشفر القياسي المتقدم من خلال مطابقة متطلبات خوارزمية التشفير مع المتطلبات ألماديه لبناء المنظومة.إن الهدف من المقترح الجديد هو أن التنفيذ يكون غير مقيد بجهاز تنفيذ معين، فالنموذج المقترح موجه من خلال متطلبات المستخدم من خلال تحويل هيكلية ألمشفره ألمتقدمه القياسية تنفذ بمعدات عامة ألأغراض.أخيراٌ تمت مقارنة التنفيذ المقترح مع أنواع أخرى من التنفيذ للمشفرة وباستخدام نفس ألأجهزة وتقييمه والتي من خلالها أظهرت النتائج كفاءة التنفيذ المقترح.

Keywords

Listing 1 - 1 of 1
Sort by
Narrow your search

Resource type

article (1)


Language

Arabic and English (1)


Year
From To Submit

2005 (1)