research centers


Search results: Found 4

Listing 1 - 4 of 4
Sort by

Article
FPGA Implementation of Multiplierless DCT/IDCT Chip
تنفيذ رقاقة لدالة تحويل الجيب تمام المتقطع ومعكوسة بلا ضارب

Authors: Dr. Ahlam Fadhil Mahmood د.أحلام فاضل محمود --- Abdulkreem Mohameed Salih عبد الكريم محمد صالح
Journal: AL Rafdain Engineering Journal مجلة هندسة الرافدين ISSN: 18130526 Year: 2011 Volume: 19 Issue: 4 Pages: 55-67
Publisher: Mosul University جامعة الموصل

Loading...
Loading...
Abstract

Abstract The advance of mobile electronics technology has produced handheld appliances allowing both wireless voice and data communications. One of the most important operations in the realm of digital signal and image processing is the 2-D Discrete Cosine Transform. This paper presents a multiplierless two dimensional Discrete Cosine Transform/Inverse Discrete Cosine Transform (DCT/IDCT) based on the transpose method. In this method the 2-D DCT is obtained by taking two 1-D DCTs in series. The input data is first divided into NxN blocks and the row-wise 1-D DCT of each block is taken, the intermediate transposition is then determined and a column-wise 1-D DCT is ascertained which gives the 2-D DCT of the data. The hardware implementation is parallel, pipelined and decomposed the coefficients matrix into four power of two term(i.e:16 ) to perform shift and add operations instead of multipliers(i.e 16); it costs only 1,443 slice , and runs at maximum frequency of 82.8 MHz with a very high process throughput of 991.2 Megabits/sec when synthesized onto Spartan3-E XC3S500 FPGA device. The proposed 2-D DCT/IDCT design achieving the most demanding real-time requirements of CODEC standardized frame resolutions and rates.

الملخصأنتجَ تقدّمُ تقنيةِ الإلكترونياتِ النقَّالةِ عددِ من التطبيقات أصبحت في متناول اليد أتاحت الاتصالات اللاسلكي ونقل البياناتِ. أحدى أهم العملياتِ في عالمِ الإشارةِ الرقميةِ ومعالجة الصورةِ تحويل الجيبِ تمام المقطع ثنائي البعد. هذه الورقة تقدم معمارية تحويل الجيب تمام المتقطع ثنائي البعد ومعكوسة بلا ضارب مستندة على طريقة البعد الواحد. أذا يتم حساب تحويل ذي البعدين بتطبيق تحويل البعد الواحد على كل سطر وخزن الناتج ثم تنفيذ الخوارزمية مرة أخرى لكل عامود. التنفيذ العملي أستخدم كل من المعالجة المتوازية وتقنية خط الأنابيب مع تحليل معاملات مصفوفة العوامل الى أربعة عناصر مرفوعة للأس أثنين لكي تنجز باستخدام الإزاحة والإضافة بدل الضارب ; كلف 1443 قطعة فقط ، ويعمل على تردد 82.8 ميغاهيرتز كحد أقصى مع إنتاجية عالية جدا 991.2 ميغابت / ثانية عند توليفها على جهاز E-Spartan3. التصميم المقترح ينجز تطبيقات الزمن الحقيقي لجميع الاطارات القياسية .


Article
HidingFingerprint byUsing PIFS and DCT

Author: Kadhim H. Kuban & Firas S. Miften & Wessam A.Hamed
Journal: Journal of Education for Pure Science مجلة التربية للعلوم الصرفة ISSN: 20736592 Year: 2014 Volume: 4 Issue: 2 Pages: 163-171
Publisher: Thi-Qar University جامعة ذي قار

Loading...
Loading...
Abstract

In this paper, we propose method for hiding the fingerprint in the person's image where it can be used as authentication when failing to recognize the person's image. It compresses a fingerprint image using PIFS to get the transformation coefficients to be used later to hide in the image which applied DCT and hides the PIFS coefficient randomly in non-zero DCT coefficient using LSB, then applying inverse DCT.

نقترح في هذا البحث خوارزمية لإخفاء البصمة في الصورة الشخصية التي يمكن استخدامها للتحقق من الشخصية عندما نفشل في التعرف على الشخص من خلال صورته. وتتلخص هذه الخوارزمية بضغط صورة البصمة قبل إخفائه اباستخدام(PIFS) لنحصل على مجموعة من التحويلات التي تستخدم لاحقا لتخفى في الصورة الشخصية التي تقسم باستخدام متحول (DCT) حينها تخفى التحويلات بشكل عشوائي ضمن معاملات (DCT) بعدها يطبق عليها معكوس التحول (IDCT) للحصول على الصورة النهائية. التجارب المطبقة اثبتت قوة الطريقة المقترحة.

Keywords

PIFS --- DCT --- LSB --- PSNR --- IDCT --- Steganography.


Article
Design and Implementation of Gray Scale JPEG CODEC on Spartan-3E

Authors: Abdulkreem Mohameed Salih --- Ahlam Fadhil Mahmood
Journal: Tikrit Journal of Engineering Sciences مجلة تكريت للعلوم الهندسية ISSN: 1813162X 23127589 Year: 2017 Volume: 24 Issue: 3 Pages: 18-25
Publisher: Tikrit University جامعة تكريت

Loading...
Loading...
Abstract

This paper presents the design and implementation of the hardware JPEG CODEC for gray scale images. The architecture is designed in a way based on modules, all modules are sharing between JPEG encoder and decoder circuit . Each module was designed to implement forward and backward function and they have separate control signals. The JPEG CODEC (Compressor, Decompressor) architecture achieves high throughput with a deep and optimized pipeline, with a target to FPGA device implementation. The designed architectures are detailed in this paper and they were described in VHDL, simulated and physically mapped to XC3S500 FPGAs. The JPEG CODEC pipeline has a minimum latency of 166 clock cycles, given the full modular pipeline depth. The CODEC can process a 512X 512 pixels still image in 5.2ms, reaching a maximum processing rate of 190 frames per second.

Keywords

JPEG --- CODEC --- compressor --- decompressor --- FPGA --- DCT --- IDCT --- VHDL


Article
FPGA Implementation of Reversible Medical Image Watermarking
رقاقة البوابات القابلة للبرمجة حقليا لتنفيذ العلامة المائية وأسترجاعها للصور الطبية

Author: Dr. Ahlam Fadhil Mahmood د.أحلام فاضل محمود
Journal: AL Rafdain Engineering Journal مجلة هندسة الرافدين ISSN: 18130526 Year: 2012 Volume: 20 Issue: 4 Pages: 21-31
Publisher: Mosul University جامعة الموصل

Loading...
Loading...
Abstract

Abstract Medical image protection and authentication are becoming increasingly important in an e-Health environment where images are readily distributed over electronic networks. This paper presents an FPGA implementation of reversible watermarking encoder and decoder system. The system is based on the Discrete Cosine Transform (DCT/IDCT) to embed and extract the copyright protection mark and least significant bit (LSB) technique to hide the patients’ information and then extract back the information by the owner using. The proposed structure employs a single multiplierless 1D-DCT/IDCT block, instead of three in many existing DCT watermarking systems, which is reduce the hardware DCT part to 16.6% compared with previous proposals. The parallel hardware implementation of DCT and LSB is done in Xilinx XSC3S500 FPGA. The proposed scheme allows multi-insertions by many doctors in order to give an exact diagnosis to the patient. portable system of the watermarking with small size and low power dissipationKeywords: Information hiding; watermarking ; FPGA; DCT/IDCT; Least Significant Bit method.

أن حماية وتحقُّيق ملكية الصور الطبية أُصبحت مهمة جداً في بيئةِ الصحةِ إلالكترونيةِ حيث تنقل الصورِ بسهولة عبر الشبكاتِ الإلكترونيةِ. يقدم البحث نظام يستخدم البوابات القابلة للبرمجة حقليا لأدراج علامة مائية تبين ملكية الصور مع أمكانية فصل هذه العلامة مستنذ على خوارزمية جيب التمام المنفصل ومعكوسه لتضمين وأنتزاع العلامة. وتقنية البتّ الأوطئ رتبة لإخْفاء معلوماتِ عن المرضى مع أمكانية أستحصال هذه المعلومات من قبل الجهه الطبية المخولة(المالكة لنفس النظام). التركيب المُقتَرَح يَستخدمُ كتلة جيب التمام المنفصل ومعكوسه أحادي البعد بلا ضوارب بدلا من ثلاث وحدات ثنائية البعد المستخدم في العديد من أنظمة تضمين العلامة المائية, أذ خفض البناء المادي ل 16.6% مقارنة مع الأنظمة المتستخدمة جيب سابقا. أن التنفيذ المادي المتوازي للجيب تمام وتقنية البت الاوطئ طبق على رقاقة البوابات القابلة للبرمجة حقليا XC3S500.يتيح المخططُ المُقتَرَح الإدخالِ مِن قِبل العديد مِنْ الأطباءِ لكي يَصفوا تشخيصَا دقيقا َ إلى المريضِ.

Listing 1 - 4 of 4
Sort by
Narrow your search

Resource type

article (4)


Language

English (4)


Year
From To Submit

2017 (1)

2014 (1)

2012 (1)

2011 (1)