research centers


Search results: Found 4

Listing 1 - 4 of 4
Sort by

Article
LabVIEW FPGA Implementation Of a PID Controller For D.C. Motor Speed Control

Authors: Fakhrulddin H. Ali --- Mohammed Mahmood Hussein --- Sinan M.B. Ismael
Journal: Iraqi Journal for Electrical And Electronic Engineering المجلة العراقية للهندسة الكهربائية والالكترونية ISSN: 18145892 Year: 2010 Volume: 6 Issue: 2 Pages: 139-144
Publisher: Basrah University جامعة البصرة

Loading...
Loading...
Abstract

This Paper presents a novel hardware designmethodology of digital control systems. For this, instead ofsynthesizing the control system using Very high speedintegration circuit Hardware Description Language (VHDL),LabVIEW FPGA module from National Instrument (NI) is usedto design the whole system that include analog capture circuit totake out the analog signals (set point and process variable) fromthe real world, PID controller module, and PWM signalgenerator module to drive the motor. The physicalimplementation of the digital system is based on Spartan-3EFPGA from Xilinx. Simulation studies of speed control of a D.C.motor are conducted and the effect of a sudden change inreference speed and load are also included


Article
Efficient Hardware Implementation of the Pipelined DES Encryption Algorithm Using FPGA
تنفيذ مادي كفوء بأسلوب خطوط الأنابيب لخوارزمية التشفير DES باستخدام FPGA

Author: Noor Najeeb Qaqos نور نجيب قاقوس
Journal: AL Rafdain Engineering Journal مجلة هندسة الرافدين ISSN: 18130526 Year: 2014 Volume: 22 Issue: 5 Pages: 212-223
Publisher: Mosul University جامعة الموصل

Loading...
Loading...
Abstract

AbstractThis paper presents a high throughput reconfigurable hardware implementation of DES Encryption algorithm.This achieved by using a new proposed implementation of the DES algorithm using superpipelinedconcept.DES are simulated using Xilinx 9.2i software with the use of VHDL as the hardware description languageand implemented using Spartan-3E FPGA kit.The DES Encryption algorithm achieved a high throughput of18.327Gbps and 3235 number of Configurable Logic Blocks (CLBs), obtaining the fastest hardware implementation with better area utilization.Comparison is made between the proposed implementation and other recent implementations. The comparison results indicate that a high throughput with optimized resource utilization scan be achieved using a super pipelined concept on the proposed design in a single FPGA chip.

يقدم هذا البحث تنفيذاً مادياً قابلاً لإعادة التهيئة ذو كفاءة عالية لخوارزمية DESباقتراح تنفيذ جديد لهذه الخوارزمية باستخدام أسلوب خطوطالأنابيب الفائقة السرعة. استخدم برنامج Xilinx 9.2i بالاعتماد على لغة وصف الكيان المادي VHDL القابلة للتنفيذ على FPGA Chip Spartan-3E Kitلمحاكاة الخوارزمية المقترحة.أظهرت الخوارزمية الكفاءة العالية بمقدار 18.327 Gbps وباستغلال(CLBs3235)فقط من حجم رقاقةFPGA المستخدمة وسرعة تنفيذ مع استغلال جيد للمصادر.بينت مقارنة النتائج بين التنفيذ المقترح مع النتائج الخاصة ببناءات أخرى مقدمة موخرًا كفاءة عالية للنموذج المقترح واستغلال المصادر بشكل مثالي باستخدام أسلوب خطوط الأنابيب الفائق السرعة المقترح والمنفذ على رقاقة FPGA مفردة.


Article
Synthesis of LC, RL and RC Circuit Using Embedded System Design Techniques

Authors: Mazin Rejab Khalil --- Shaima Mohammed Ali
Journal: Journal of University of Babylon مجلة جامعة بابل ISSN: 19920652 23128135 Year: 2014 Volume: 22 Issue: 9 Pages: 2332-2323
Publisher: Babylon University جامعة بابل

Loading...
Loading...
Abstract

The paper is concerned with developing a soft-core processor system to be configured on Spartan 3E FPGA's slice using embedded design techniques. The developed processor system is accommodated to synthesize two- elements (LC, RL and RC) circuits based on the Partial Fraction expansion method. This work provides a suitable algorithm to realize analogue filters according their s-domain transfer function.Keywords: Soft-core processor, FPGA, Embedded Development Kit (EDK), Partial Fraction

يهتم البحث بانشاء نظام معالج ذو النواة القابلة للبرمجة وتنفيذها على شريحة ( Spartan 3E ) من مصفوفة البوبات المبرمجة حقليا باستخدام تقنيات الانظمة المطمورة مع تطويع هذا النظام لتركيب دوائر نوع(LC, RL ,RC) معتمدا طريقة فك الكسور الجزيئية (Partial Fraction expansion ). يوفر هذا العمل خوارزمية مناسبة لتحقيق وتركيب المرشحات التناظرية وفقا لمعادلة دالة التحويل في النطاق الترددي ((s-domain.


Article
Designing a Parallel Bidirectional Port for a Soft-core Microprocessor System
تصميم منفذ متوازي ثنائي الاتجاه باستخدام منظومة معالج ذو نواة قابلة للبرمجة

Author: Mazin Rejab Khalil, Asst.Prof Aseel Thamer Ibrahem
Journal: Tikrit Journal of Engineering Sciences مجلة تكريت للعلوم الهندسية ISSN: 1813162X 23127589 Year: 2013 Volume: 20 Issue: 2 Pages: 29-36
Publisher: Tikrit University جامعة تكريت

Loading...
Loading...
Abstract

This paper introduces a technique to design a n bits bidirectional port to be connected with soft core microblaze processor system that is configurable on Spartan 3E slice. A soft core processor system with peripheral is designed using embedded design technique with integrated software environment (ISE tool) supplied by Xilinx. An interrupt system controller is added to the designed system to control the incoming interrupt signal to promote the interrupt service routine to deal with incoming data. The system performance is tested by sending and transmitting packets of data from and to a MatLab program using the P.C parallel port.

هذا البحث يقدم تقنية تصميم منفذ 8 بت ثنائي الاتجاه ثم ربطه مع منظومة معالج ذو نواة قابلة للبرمجة يتم تطبيقه على شكل شرائح نوع Spartan-3E .منظومة المعالج ذو النواة القابلة للبرمجة مع ملحقاته تم تصميمه باستخدام تقنية الانظمة المطمورة المتكاملة مع بيئة ISE tool المجهز من قبل شركة Xilinx . نظام المقاطعة اضيفة الى النظام المصمم للسيطرة على اشارة المقاطعة وتمكين البرنامج الرئيسي من الذهاب الى البرنامج الفرعي الذي من خلاله يتم استلام البيانات القادمة من المصدر الخارجي . النظام المصمم انجز وفحص من خلال ارسال واستلام بيانات من و الى ال MATLAB باستخدام منفذ التوازي parallel port الموجود في الحاسبة PC .

Listing 1 - 4 of 4
Sort by
Narrow your search

Resource type

article (4)


Language

English (3)


Year
From To Submit

2014 (2)

2013 (1)

2010 (1)