research centers


Search results: Found 5

Listing 1 - 5 of 5
Sort by

Article
VHDL Implementation of Hybrid Block Cipher Method (SRC)
تنفيذ بلغة VHDL لطريقة التشفير الهجينة (SRC)

Authors: Ashwaq T. Hishem --- Najwa M. Hassen --- Ekhlas M. Farhan
Journal: Engineering and Technology Journal مجلة الهندسة والتكنولوجيا ISSN: 16816900 24120758 Year: 2010 Volume: 28 Issue: 5 Pages: 953-963
Publisher: University of Technology الجامعة التكنولوجية

Loading...
Loading...
Abstract

This paper discusses the hardware design of the hybrid block cipher methodthat combines the RC6 cipher and the Serpent cipher.The block size is 128 bits, and the key can be any length up to 256 bytes. Thisalgorithm is designed to take advantage of the powerful, which is supported byRC6 and Serpent encryption algorithms with overcoming their weaknesses,resulting in a much improved security/performance tradeoff over existing ciphers.The discussion addresses hardware design and VHDL implementation of the keyexpansion algorithm and the encryption algorithm.

هذا البحث يناقش التصميم المادي لطريقة التشفير الهجينة التي تجمع التشفبر 6256 . هذه bytes 128 والمفتاح يمكن ان يصل طوله الى bits حجم الكتلة هو . SerpentSerpent و RC الخوارزمية صممت لتاخذ فائدة القوة المدعومة بواسطة خوارزميات التشفير 6مع تجاوز ضعفهما وقد كانت النتيجة تحسين اكثر للامنية /الاداء المتوازن على ما موجود منلخوارزمية توس يع VHDL تشفيرات. لقد تم مناقشة التصميم و التنفيذ المادي باستخدام لغةالمفتاح وخوارزمية التشفير.

Keywords

SRC --- RC6 --- Serpent --- Cryptography --- VLSI design


Article
VHDL & FPGA Implementation of Max Membership Principle Based on Defuzzifier Unit
معمارية الدوائر المتكاملة ذات الكثافة العالية جداً لمبدأ أقصى قيمة بالاعتماد على وحدة فك الغامض

Author: Ahmed Chalak Shakir احمد جالاك شاكر
Journal: Journal of Al-Qadisiyah for Computer Science and Mathematics مجلة القادسية لعلوم الحاسوب والرياضيات ISSN: 20740204 / 25213504 Year: 2016 Volume: 8 Issue: 1 Pages: 125-136
Publisher: Al-Qadisiyah University جامعة القادسية

Loading...
Loading...
Abstract

the fuzzy data that obtained from the fuzzification process is not appropriate for the real time applications and have to be converted into crisp form. The conversion of data from fuzzy form to crisp form is known as the defuzzification, also called as "rounding off". This paper proposes VLSI architecture of a Max Membership Principle (MMP) defuzzification method. The MMP of defuzzification is simple and is being generally used in comparison to more complex weighted average defuzzification method. The proposed architecture has been modeled in VHDL and implemented in XILINX and Spartan - 3 field programmable gate arrays (FPGA). It is more efficient in the area and the speed of operation in comparison to a more complex architecture used for the weighted average method. The functional analysis has revealed that the proposed architecture is implementing MMP based defuzzifier efficiently and accurately.

البيانات الغامضة الناتجة من عملية الغموض ليست مناسبة للتطبيقات في الوقت الحقيقي فإنه لا بد من تحويلها إلى قيمة واضحة. تحويل البيانات من الغامض إلى قيمة واضحة تسمى فك الغامض كذلك تسمى "التقريب". هذا البحث يقترح معمارية دوائر متكاملة ذات الكثافة العالية جداً لمبدأ أقصى قيمة كطريقة فك الغامض. طريقة مبدأ أقصى قيمة لفك الغامض بسيطة ويستخدم عموماً بالمقارنة مع طرق أكثر تعقيداً كطريقة متوسط الوزن لفك الغامض. تم كتابة وتنفيذ كودات البرنامج بطريقة تنفيذ الدوائر الالكترونية عالية الدقة المعروفة ((VHDL وتنفيذها على (XILINX) والجهاز المستخدم لهذا الغرض ((Spartan-3 في مجموعة بوابة حقل برنامج FPGA)). المعمارية المقترحة هو أكثر كفاءة في المساحة وسرعة العملية بالمقارنة مع معمارية أكثر تعقيداً المستخدمة في طريقة متوسط الوزن. وقد كشف التحليل الوظيفي أن المعمارية المقترحة بتنفيذ FMLMلفك الضبابية ذات كفاءة ودقة.


Article
FPGA Implementation of Mean – Max Membership basedDefuzzifier Unit
تنفيذ FPGA لمعدل اعظم عضوية اعتماداً على وحدة فك الضبابية

Author: Asim M. Murshid عاصم مجيد مرشد
Journal: kirkuk university journal for scientific studies مجلة جامعة كركوك للدراسات العلمية ISSN: 19920849 26166801 Year: 2015 Volume: 10 Issue: 3 Pages: 79-91
Publisher: Kirkuk University جامعة كركوك

Loading...
Loading...
Abstract

The output of fuzzification process, a fuzzy data, is unsuitable for real time applications and needs to be converted into a crisp value. The process of defuzzification is very important and has a significant impact on the overall performance of a fuzzy inference system. This paper proposesa VLSI architectureof a mean max membership (MMM) defuzzification method.The MMM of defuzzification is simple and is being generally used in comparison to more complex centre of gravity defuzzification method. The proposed architectureis modeled in very high speed hardware description language (VHDL) and implemented in Vertex-4 field programmable gate array (FPGA).The functional analysis has revealed that the proposed architecture is implementing MMM based defuzzifier accurately.

الناتج من عملية الغموض، بيانات غامضة، غير مناسب للتطبيقات في الوقت الحقيقي، وتحتاج إلى تحويلها إلى قيمة واضحة. عملية فك الغموض مهمة جدا ولها تأثير كبير على الأداء العام للنظام. ويقترح هذا البحث بنية معمارية من (mean max membership). وهذا الطريقة بسيطة ويتم استخدامه عادة لطرق اكثر تعقيداً من الطريقة الجاذبية((centre of gravity.في البحث المقترح تم استخدام الموديل (VHDL) لتحليل الدائرة وتنفيذها على [FPGA – (vertex – 4)]. وقد كشف التحليل الوظيفي أن الطريقة المقترحة تعتمد على الدقة.


Article
Center of Largest Area Defuzzifier Vnit VLSI Architecture
معمارية الدوائر المتكاملة الفائقة المدى لوحدة إعادة التنضيب

Loading...
Loading...
Abstract

Defuzzification unit combines fuzzy variables and fuzzy decisions to form a corresponding real (crisp or non-fuzzy) signal which can be used then to actuate some processes. Since the fuzzy data cannot be used directly for the real time applications, therefore it has to be converted into a crisp value. In designing the defuzzification unit in this work, the center of largest area has been used, because of its computationally efficient nature. The Center of Largest Area (COLA) of defuzzification is simple and is being generally used in comparison with more complex center of sums defuzzification method. The proposed architecture has been modeled in Very High Description Language (VHDL) and implemented in XILINX and Spartan field programmable gate arrays (FPGA).The proposed architecture is more efficient in area and the speed of operation in comparison with more complex architecture used for the Center of sums. The functional analysis has revealed that the proposed architecture is implementing COLA based defuzzifier efficiently and accurately.

وحدة فك الضبابية يجمع بين المتغيرات الغامضة والقرارات الغامضة لتشكيل الإشارة الحقيقية والتي يمكن استخدامها بعد ذلك لتحفيز بعض العمليات. بما إن البيانات الغامضة لا يمكن استخدامها مباشرة في تطبيقات الزمن الحقيقي، وعليه فإنه لا بد من تحويلها إلى قيمة واضحة. فبهذا العمل تم تصميم وحدة فك الضبابية ،وبسبب خواصه الفعالة حسابيا فقد استخدم مركز اكبر مساحة في التصميم. مركز الـــ COLAمن فك الضبابية بسيطة ويتم استخدامه بشكل عام بالمقارنة مع طرق أكثر تعقيدا من طريقة مركز الجموع. تم غرار الهيكل المقترح في VHDLو تنفيذها في XILINX والميدان المتقشف لمصفوفات البوابات القابلة للبرمجة (FPGA). الهيكل المقترح هو أكثر كفاءة في المنطقة وسرعة العملية بالمقارنة مع بنية أكثر تعقيدا تستخدم لمركز الجموع. وقد تبين من التحليل الوظيفي أن الهيكل المقترح بتنفيذ COLA لفك الضبابية لديها كفاءة ودقة.


Article
Center of Sums based Defuzzifier Unit VLSI Architecture
مركز الجموع اعتمادا على وحدة فك الضبابية بمعمارية دوائر متكاملة ذات كثافة عالية جداً

Author: Asim Majeed Murshid عاصم مجيد مرشد
Journal: Tikrit Journal of Pure Science مجلة تكريت للعلوم الصرفة ISSN: 18131662 Year: 2016 Volume: 21 Issue: 1 Pages: 87-94
Publisher: Tikrit University جامعة تكريت

Loading...
Loading...
Abstract

Defuzzification is a process of getting a crisp value from the fuzzy data. Since the fuzzy data cannot be used directly for the real time applications, therefore it has to be converted into a crisp value. In designing the defuzzification unit in this work, the center of sums has been used, because of its computationally efficient nature. The Center of Sums (COS) is faster than many defuzzification method and the method is not restricted to symmetric membership function is simple and is being generally used in comparison to more complex Center of gravity (also called Center of area or Centroid method) defuzzification method. The proposed architecture has been modeled in VHDL and implemented in XILINX and Spartan field programmable gate arrays (FPGA). The proposed architecture is more efficient in area (the area of implementation of VLSI Architecture) and the speed of operation in comparison to a more complex architecture used for the Center of gravity. The functional analysis has revealed that the proposed architecture is implementing COS based defuzzifier efficiently and accurately.

فك الضبابية هو عملية الحصول على قيمة واضحة من البيانات الغامضة. لأن البيانات الغامضة لا يمكن استخدامها مباشرة للتطبيقات في الوقت الحقيقي، وبالتالي فإنه لا بد من تحويلها إلى قيمة واضحة في تصميم وحدة فك الضبابية. في هذا العمل تم استخدم طريقة مركز الجموع لفك الضبابية ، بسبب الطبيعة الفعالة حسابيا. و طريقة مركز الجموع من فك الضبابية هي أسرع من بقية طرق فك الضبابية وهي ليست مقيدة على عضوات الدوال المتناظرة فقط وهي طريقة بسيطة ويتم استخدامه بشكل أوسع بالمقارنة إلى طريقة مركز الثقل لفك الضبابية (تسمى أيضا طريقة مركز المساحة أو الطريقة المركزية) الأكثر تعقيدا من طريقة مركز الجموع لفك الضبابية. تم كتابة وتنفيذ كودات البرنامج بطريقة تنفيذ الدوائر الالكترونية عالية الدقة المعروفة ((VHDL وتنفيذها على (XILINX) والجهاز المستخدم لهذا الغرض ((Spartan في مجموعة بوابة حقل برنامج FPGA)). المعمارية المقترحة هو أكثر كفاءة في المساحة (المساحة المستخدمة لتنفيذ المعمارية المقترحة) وسرعة العملية بالمقارنة مع معمارية أكثر تعقيداً المستخدمة في طريقة مركز الثقل. وقد كشف التحليل الوظيفي أن المعمارية المقترحة بتنفيذ COS لفك الضبابية ذات كفاءة ودقة.

Listing 1 - 5 of 5
Sort by
Narrow your search

Resource type

article (5)


Language

English (5)


Year
From To Submit

2016 (3)

2015 (1)

2010 (1)